1亿文档 免费下载
4 时序逻辑电路习题解答 1
自我测验题
[T4.1] 图T4.1所示为由或非门构成的基本SR锁存器,输入S、R的约束条件是 。
(A)SR=0 (B)SR=1 (C)S+R=0 (D)S+R=1
Q
图T4.1 图T4.2
[T4.2]图T4.2所示为由与非门组成的基本SR锁存器,为使锁存器处于“置1”状态,其S R应为 。
(A)S R=
00 (C)S R=10 (D)S R=11 [T4.3] 有一T 。 (A)保持原态 (B)置0 (C)置1 (D)翻转
[T4.4] 假设JK触发器的现态Qn=0,要求Qn+1=0,则应使 (A)J=×,K=0 (B)J=0,K=× (C)J=1,K=× (D)J=K=1
[T4.5] 电路如图T4.5所示。实现Q
n+1
=Q
n
+A的电路是 。
(A) (B) (C) (D)
图T4.5
[T4.6] 电路如图T4.6所示。实现Q
n+1
=Q
n
的电路是 。
猜你喜欢